当前模板已根据「FPGA验证工程师」岗位深度优化
选择其他岗位
开始编辑模板后,您可以进一步自定义包括:工作履历、工作内容、信息模块、颜色配置等
内置经深度优化的履历,将为你撰写个人简历带来更多灵感。
陆明哲
用系统化的思维解决问题,用温度化的方式交付成果,这是我的工作准则。
28岁
3年工作经验
13800138000
DB@zjengine.com
陆明哲的照片
求职意向
FPGA验证工程师
南京
薪资面谈
到岗时间另议
工作经历
2023.07 - 2025.06
小楷微电子科技有限公司
资深FPGA验证工程师

负责5G NR小基站基带处理FPGA原型的全流程验证,主导验证方案设计、测试用例开发及问题闭环,协同前端设计团队保障功能正确性与时序收敛,支撑流片前风险收敛。

  • 主导搭建基于UVM 1.2的5G NR物理层协议栈验证平台,集成SystemVerilog断言(SVA)实现协议一致性检查,针对PDSCH/PUSCH信道编码、波束赋形等核心模块设计多场景测试向量,覆盖3GPP TS 38.211/38.212规定的12类边界条件,验证覆盖率从初始82%提升至98.7%,提前2周定位到LDPC译码器跨周期数据依赖导致的误码问题,避免流片后返工。
  • 优化仿真验证效率,引入Xcelium仿真加速引擎与原型验证平台联动机制,将单轮回归测试时间从48小时压缩至12小时;针对多协议栈(MAC+PHY)交互验证复杂度高的痛点,设计分层激励注入框架,支持MAC层PDU动态拼接与PHY层时序约束同步,发现并修复3处跨层握手信号死锁问题,缺陷关闭率提升40%。
  • 建立基于JIRA的验证缺陷管理系统,定义严重级(Blocker/Critical)缺陷0延迟响应流程,推动设计团队完善17项寄存器传输级(RTL)代码规范;主导编写《5G FPGA原型验证报告》,沉淀23个典型验证场景与解决模板,被后续Wi-Fi 7项目复用,缩短新员工上手周期30%。
  • 协同DFT团队完成FPGA原型可测性设计验证,针对片上总线(AXI4-Lite)配置接口设计覆盖率驱动测试用例,验证所有控制寄存器读写状态及中断响应时序,确保硬件调试通道功能完备,支持流片后芯片级验证快速启动。
2021.08 - 2023.06
小楷智联技术有限公司
FPGA验证工程师

承担物联网网关边缘计算FPGA模块的功能验证,负责验证环境搭建、测试用例执行及问题定位,保障MCU协处理器、高速接口(PCIe/SerDes)等模块设计符合规格,支撑产品量产前验证闭环。

  • 核心开发PCIe Gen3 x4接口验证环境,基于Synopsys VIP搭建事务级模型(TLM),设计包含错误注入(CRC错误、LTSSM状态跳转异常)的自动化测试套件,验证链路训练(LTSSM)、数据传输(TLP包收发)及电源管理(L0s/L1)功能,累计发现5处TSO分片异常、2处DLLP握手超时问题,修复后接口误码率降至1e-12以下。
  • 针对SerDes高速串行链路验证难点,采用Cadence Xcelium仿真结合IBIS-AMI眼图分析,设计覆盖不同信噪比(SNR=10dB~25dB)、抖动(RMS Jitter=0.5ps~2ps)的场景,验证CDR锁相环锁定时间(<1μs)与均衡器补偿效果,确保10Gbps速率下数据可靠传输,支撑客户验收通过。
  • 优化验证回归流程,基于Python开发测试用例参数化工具,将单场景测试脚本复用率从30%提升至75%;主导编写《物联网FPGA模块验证指南》,规范时钟域交叉(CDC)检查、复位树验证等方法,团队验证效率提升25%,缺陷遗漏率从1.2%降至0.3%以下。
  • 参与MCU协处理器指令集验证,设计基于RISC-V架构的测试向量生成器,覆盖算术逻辑单元(ALU)、内存管理单元(MMU)及中断响应功能,通过覆盖率分析定位到2处分支预测逻辑错误,修复后指令执行正确率达99.99%。
2019.07 - 2021.07
小楷通信技术有限公司
初级FPGA验证工程师

协助完成通信接口(SPI/I2C/UART)及低速控制逻辑的FPGA验证,参与验证环境搭建、测试用例编写及基础问题定位,保障模块功能正确性。

  • 独立完成UART模块验证,基于ModelSim编写Testbench,设计包含波特率误差(±2%)、奇偶校验错误、帧溢出等异常场景的测试用例,验证接收/发送FIFO的乒乓操作与流量控制功能,发现并修复1处接收超时中断未触发问题,模块验证通过率100%。
  • 协助搭建SPI Flash控制器验证环境,设计主从模式切换测试场景,验证不同速率(1MHz~50MHz)下的指令(READ/WRITE/SE)交互正确性,输出《SPI Flash验证报告》,记录12个典型问题及解决方法,被团队纳入验证知识库。
  • 参与FPGA板级验证,使用SignalTap II抓取实际硬件信号,对比仿真与实测波形差异,定位到1处I2C上拉电阻匹配不良导致的通信不稳定问题,推动硬件团队调整阻容参数,最终板级验证通过率提升至95%。
  • 学习UVM验证框架基础,协助搭建简单验证平台,编写事务级激励生成器,实现寄存器读写操作的自动化测试,为后续复杂项目积累验证经验。
实习经验
2019.11 - 2020.04
小楷网络
产品设计实习生
  • 用户体验重构:主导后台管理系统信息架构改版,通过用户任务流分析将核心操作路径缩短3步,客户培训成本下降50%;
  • 数据驱动设计:对200+条用户反馈聚类分析,建立“高频痛点优先级矩阵”,推动4项优化需求进入开发(上线后NPS提升22分);
  • 跨部门协同:协调研发团队落地设计规范组件库,缩短产品迭代周期30%,获季度“最佳流程优化奖”。
技能特长
沟通能力
执行能力
热情坦诚
文案能力
奖项荣誉
  • FPGA验证工程师职业技能等级证书(高级)
  • 2022年度公司项目攻坚奖
  • 2023年公司优秀FPGA验证工程师
自我评价
  • 深耕FPGA验证全流程,擅长从需求端预判设计风险,搭建覆盖边界条件的验证框架,为通信类IP流片安全提供前置保障。
  • 面对多时钟域、高速接口等复杂场景,用结构化分层拆解法转化模糊问题为可执行测试用例,提升验证效率。
  • 作为跨团队枢纽,精准翻译设计细节为测试需求,将验证问题反哺设计端,推动需求与实现闭环迭代。
  • 关注通信协议迭代,定期优化验证环境可重用性,加速新IP验证落地。
试一下,换个颜色
选择配色
使用此模板创建简历
  • 支持电脑端、微信小程序编辑简历
  • 支持一键更换模板,自由调整字距行距
  • 支持微信分享简历给好友查看
  • 支持简历封面、自荐信、自定义简历模块
  • 支持导出为PDF、图片、在线打印、云端保存
该简历模板已内置
  • 个人名称
  • 头像
  • 基本信息
  • 求职意向
  • 工作经历
  • 项目经验
  • 实习经验
  • 作品展示
  • 奖项荣誉
  • 校园经历
  • 教育背景
  • 兴趣爱好
  • 技能特长
  • 语言能力
  • 自我评价
  • 报考信息
  • 简历封面
  • 自荐信
对话框
提示
说明