当前模板已根据「芯片架构师」岗位深度优化
选择其他岗位
开始编辑模板后,您可以进一步自定义包括:工作履历、工作内容、信息模块、颜色配置等
内置经深度优化的履历,将为你撰写个人简历带来更多灵感。
陆明哲的照片
28岁
3年工作经验
13800138000
DB@zjengine.com
求职意向
芯片架构师
上海
薪资面谈
一周内到岗
技能特长
沟通能力
执行能力
热情坦诚
文案能力
兴趣爱好
摄影
看书
阅读
跑步
陆明哲
在平凡的岗位上创造不平凡的价值,这是我的职业信仰。
工作经历
2022.07 - 2024.06
小楷微电子科技有限公司
高级芯片架构师(5G基带方向)

负责公司5G NR多模基带芯片顶层架构设计与落地,定义调制解调、信道编码、射频协同等核心模块的接口规范与性能指标,统筹算法、前端、验证团队完成从架构仿真到流片的全流程技术攻坚,确保芯片满足3GPP R16标准下的峰值速率、功耗及多频段共存需求。

  • 主导5G NR Sub-6GHz+毫米波双模基带芯片架构设计,基于SystemVerilog-AMS搭建混合信号仿真平台,创新性提出‘动态频谱切片分配机制’,解决毫米波高带宽与Sub-6GHz低时延业务并行的资源冲突问题,经MATLAB算法验证,芯片峰值吞吐量从3.8Gbps提升至4.2Gbps,多业务并发时延降低15%。
  • 针对5G终端低功耗需求,牵头设计‘信道状态预测-功率动态调整’协同架构,引入轻量级LSTM神经网络模型(基于TensorFlow Lite Micro部署),通过历史CSI数据预测未来3ms信道质量,指导射频前端功率放大器动态调节,实测待机功耗下降22%,连续数据传输场景功耗降低18%。
  • 推动架构与验证团队深度协同,建立‘架构指标-RTL约束-仿真验证’三级追踪体系,采用Cadence JasperGold形式验证工具,确保10万+行架构规格文档与RTL实现的覆盖率100%,流片前发现并修复跨模块时序违例23处,规避流片风险。
  • 主导完成3GPP R16标准关键特性(如NTN卫星通信增强、URLLC低时延增强)的架构适配,定义卫星通信链路与地面链路的切换仲裁逻辑,支持双链路并行接收,经外场测试,卫星模式下数据丢包率从8%降至3%,满足应急通信场景可靠性要求。
2019.10 - 2022.06
小楷智芯科技有限公司
芯片架构师(4G LTE演进方向)

负责公司4G LTE-A Pro芯片架构迭代,聚焦载波聚合(CA)、MIMO增强等关键特性升级,定义基带处理流水线与控制平面的交互机制,协调算法团队优化Turbo编解码、FFT等核心模块性能,支撑芯片在智能手机、CPE终端中的规模化商用。

  • 主导4G LTE-A Pro芯片架构从Cat.12向Cat.18的升级,重构物理层处理流水线,将原有串行的256QAM解调模块改为‘频域并行+时域校验’架构,采用Chisel硬件构造语言编写可配置IP,支持动态调整FFT点数(1024/2048),实测峰值速率从600Mbps提升至1.2Gbps,满足Cat.18标准要求。
  • 针对多载波聚合场景下的调度复杂度问题,设计‘基于QoS优先级的动态资源切片’架构,通过硬件队列管理器(HQM)实现控制平面与数据平面的解耦,支持最多16个载波的灵活聚合,调度延迟从12μs降至5μs,商用终端在高铁场景下的掉话率下降40%。
  • 推动架构与工艺适配,主导从28nm向16nm FinFET的迁移,分析架构级功耗瓶颈,优化存储墙问题——将原分散的32个SRAM块整合为4个高带宽内存(HBM)控制器,配合数据预取策略,芯片面积缩减15%,工作频率从200MHz提升至280MHz。
  • 建立架构指标量化评估体系,基于Synopsys PrimePower进行架构级功耗仿真,在设计早期识别出信道估计模块占比过高问题,通过引入压缩感知算法(CS-based CE)替代传统导频插值,将信道估计功耗占比从18%降至9%,为后续流片节省成本超千万。
2016.03 - 2019.09
小楷集电科技有限公司
资深芯片设计工程师(2G/3G基带方向)

参与公司2G/3G基带芯片的架构设计与RTL实现,负责物理层关键模块(如GSM的GMSK调制、WCDMA的Rake接收机)的架构定义与性能优化,协助解决设计中的时序收敛、面积功耗平衡等问题,支撑芯片在功能机、物联网模块中的量产。

  • 主导GSM/GPRS芯片物理层架构设计,定义GMSK调制器的相位累加器精度与插值滤波器阶数,通过Matlab/Simulink建模验证,确定8阶CIC滤波器+16倍插值的方案,在保证邻道泄漏比(ACLR)优于-45dBc的前提下,模块面积较传统方案缩小25%,支撑芯片集成更多语音编解码通道。
  • 优化WCDMA Rake接收机的多径搜索架构,将原有的全搜索模式改为‘主径锁定+辅径快速扫描’策略,采用FPGA原型验证(Xilinx VC707),搜索时间从1.2ms缩短至300μs,显著提升小区切换成功率,助力终端通过运营商入库测试。
  • 解决早期芯片量产中的时序收敛难题,分析综合报告后发现RAM访问冲突导致关键路径延迟超标,提出‘双端口RAM分时复用’架构,调整控制逻辑后,建立时间(Setup Time)余量从0.1ns提升至0.8ns,流片良率从65%提升至88%。
  • 参与芯片功耗优化项目,建立模块级动态功耗模型(基于Cadence Encounter Power),识别出FFT模块在高速率场景下的功耗占比过高问题,通过引入定点数位宽优化(从32bit降至24bit)与流水线重定时,功耗降低30%,支撑终端续航从48小时延长至65小时。
教育背景
2014.09 - 2017.06
XX实验高级中学
文科综合班
通过辩论社核心训练(市级最佳辩手),形成结构化表达与快速信息整合能力;发起“乡村中学读书角”公益项目,协调多方资源覆盖8所学校,验证项目0-1落地方法论。
2017.09 - 2021.06
XX师范大学
汉语言文学(本科)
深耕内容创作与传播理论(核心课程优秀率90%),建立用户心理洞察方法论;运营校级公众号期间,通过内容策略调整使粉丝量3个月增长200%(1.5万→4.5万),输出《高校新媒体爆款公式》被20+社团采用。获全国大学生新媒体运营大赛银奖。
自我评价
  • 深耕电子/通信芯片架构领域,擅长从业务场景反推架构设计,以系统级思维平衡性能、功耗与成本,支撑产品差异化落地
  • 面对先进制程与异构计算挑战,能快速拆解复杂问题,用迭代验证方法论交付高可靠架构,解决过量产级性能瓶颈
  • 作为技术衔接者,习惯用业务语言对齐跨部门认知,推动算法、硬件、软件团队协同优化,提升架构落地效率
  • 保持对RISC-V、AI加速等前沿的敏感度,主动将新技术融入架构,为产品迭代注入前瞻性技术储备
语言能力
  • 英语(专业八级)
  • 日语(N1,可进行芯片架构技术问题沟通)
试一下,换个颜色
选择配色
使用此模板创建简历
  • 支持电脑端、微信小程序编辑简历
  • 支持一键更换模板,自由调整字距行距
  • 支持微信分享简历给好友查看
  • 支持简历封面、自荐信、自定义简历模块
  • 支持导出为PDF、图片、在线打印、云端保存
该简历模板已内置
  • 个人名称
  • 头像
  • 基本信息
  • 求职意向
  • 工作经历
  • 项目经验
  • 实习经验
  • 作品展示
  • 奖项荣誉
  • 校园经历
  • 教育背景
  • 兴趣爱好
  • 技能特长
  • 语言能力
  • 自我评价
  • 报考信息
  • 简历封面
  • 自荐信
对话框
提示
说明